• 
    <ul id="auswy"><sup id="auswy"></sup></ul>
  • <ul id="auswy"></ul>
    最新廣告
    關注中國自動化產業發展的先行者!
    工業智能邊緣計算2025年會
    CAIAC 2025
    2025工業安全大會
    OICT公益講堂
    當前位置:首頁 >> 案例 >> 案例首頁

    案例頻道

    UVM方法學在核安全級可編程邏輯仿真驗證中的應用
    • 企業:北京廣利核系統工程有限公司     領域:DCS/FCS/SCADA     行業:新能源     領域:智能制造    
    • 點擊數:1591     發布時間:2016-11-29 16:26:37
    • 分享到:

    北京廣利核系統工程有限公司 張運濤,宋立新,曹宗生,邊慶杰

    摘要:核電DCS系統中大量應用CPLD及FPGA產品,可編程邏輯產品的仿真驗證是保證產品質量的重要環節。本文不同于傳統的驗證方法,首次將UVM驗證方法應用于核安全級DCS產品可編程邏輯驗證。采用獨立開發的測試IP,通過靈活復用,為搭建仿真測試環境帶來方便,簡化了過程。采用受約束隨機激勵及自動檢查保證測試的準確性及充分性,避免單純用人工檢查,在保證覆蓋率指標的基礎上,提高了測試自動化水平。目前,此方法已經用于DCS系統通信路由以及優選裝置的邏輯驗證。

    關鍵詞:UVM方法學;核安全級;可編程邏輯;仿真驗證

    在線預覽:UVM方法學在核安全級可編程邏輯仿真驗證中的應用

    摘自《自動化博覽》2016年11月刊

    熱點新聞

    推薦產品

    x
    • 在線反饋
    1.我有以下需求:



    2.詳細的需求:
    姓名:
    單位:
    電話:
    郵件: